小牛电子书 > 其他电子书 > 电子电路大全(PDF格式) >

第173章

电子电路大全(PDF格式)-第173章

小说: 电子电路大全(PDF格式) 字数: 每页3500字

按键盘上方向键 ← 或 → 可快速上下翻页,按键盘上的 Enter 键可回到本书目录页,按键盘上方向键 ↑ 可回到本页顶部!
————未阅读完?加入书签已便下次继续阅读!




                             9mA,发射模式电流12mA),电源电压为2。1V~5V,FSK/ASK 



             2 

调制和解调,I C/3 微控制器接口,芯片内部低通通道选择滤波器和数据滤波器可以调节带宽。 

数据限幅器自调节阈值。FSK                接收灵敏度为…109dBm,发射功率为+13dBm ,数据速率为 

64kb/s 。采用P…TSSOP…38…1 封装。可以应用在低数据速率通信系统、无键进入系统、遥控系 

统、报警系统、遥测系统、家庭自动化系统等中。  



    3。4。2    主要技术指标  



    TDA5250 的主要技术指标如表3。4。1 所示。  



                              表3。4。1    TDA5250 主要技术指标  



            参数                   最小值           典型值            最大值             单位  



  电源电压                            2。1                           5。5            V  



  工作温度                            …40                          +85             ℃  



  接收频率                            868                          870            MHz  



  发射频率                            868                          870            MHz  



  


…………………………………………………………Page 866……………………………………………………………

                           第3 章    射频收发器芯片原理与应用电路设计                                       ·195 · 



                                                                                           续表  



            参数                      最小值              典型值              最大值               单位  



            RX FSK  电源电流              9                                9。5              mA  



            RX ASK  电源电流             8。6                               9。1              mA  



            接收灵敏度                                     …109                              dBm  



            低功耗模式电流                                    5                                nA  



接收器部分       系统设置时间                    4                8                12              ms  



            时钟输出建立时间                                 0。5                                ms  



            接收器启动时间                  1。54            2。2               2。86             ms  



            数据检测建立时间                 1。82            2。6               3。38             ms  



            RSSI 稳定时间                1。82            2。6               3。38             ms  



            TX FSK 电源电流              9。4              11。9             14。6             mA  



            输出功率                      6                9                13              dBm  



            低功耗模式电流                                    5                                nA  



            时钟输出建立时间                                 0。5                                ms  



            发射器建立时间                  0。77            1。1               1。43             ms  



            32kHz 振荡器频率              24               32                40              kHz  



            XTAL 建立时间                                0。5                                ms  

发射器部分  

            负载电容                                       5                                pF  



            晶振串联电阻                                                     100               Ohm  



            XOUT 输入电感                                2。7                                uH  



            FSK 调制增益                                 2。4                              mV/kHz  



            RSSI                                      14                               mV/dB  



            IQ 滤波器带宽                 115              150              185              kHz  



            数据滤波器带宽                  5。3               7               8。7              kHz  



   3。4。3    芯片封装与引脚功能  



   TDA5250 采用P…TSSOP…38…1 封装,如图3。4。1 所示。各引脚功能如下。  

   引脚1:VCC ,模拟电源。  

   引脚2 :BUSMODE ,总线模式选择。  

   引脚3 :LF ,回路滤波器和VCO 控制电压  

   引脚4 :ASK/FSK ,FSK/ASK 模式转换输入。  

   引脚5:RX/TX ,RX/TX 模式转换输入、输出。  

   引脚6 :LNI ,射频输入到差动低噪声放大器LNA 。  

   引脚7 :LNIx ,射频输入到差动低噪声放大器LNA 。  

   引脚8:GND1,LNA 和功率放大器驱动器级地。  

   引脚9 :GNDPA,功率放大器输出级地。  



  


…………………………………………………………Page 867……………………………………………………………

·196 ·                      射频集成电路芯片原理与应用电路设计  



                                                                 



                           图3。4。1    TDA5250 引脚封装形式  



   引脚10:PA;功率放大器输出级。  

   引脚11:VCC1 ,PA 和LNA   电源。  

   引脚12:PND ,负的峰值检波器输出。  

   引脚13:PDP ,负的峰值检波器输出。  

   引脚14:SLC,数据限幅器限幅电平。  

   引脚15:VDD ,数字部分电源。  

   引脚16:BUSDATA ,总线数据/输入输出。  

   引脚17:BUSCLK ,总线时钟输入。  

   引脚18:VSS ,数字部分地。见第8 脚。  

   引脚19:XOUT ,晶体振荡器输出,也能够作为外部基准频率输入。  

   引脚20 :XSWF ,FSK 调制开关。  

   引脚21 :XIN ,见引脚20 。  

   引脚22 :XSWA ,ASK 调制/FSK 中心频率。  

   引脚23 :XGND ,见引脚22 ,晶体振荡器地。  



   引脚24 :EN ,3 线使能输入。  



   引脚25 :RESET ,整个系统复位(到默认值),低电平有效。  

   引脚26 :CLKDIV,时钟输出。  



  


…………………………………………………………Page 868……………………………………………………………

                       第3 章    射频收发器芯片原理与应用电路设计                            ·197 · 



    引脚27 :PWDDD ,低功耗控制输入(高电平有效),数据检测输出(低电平有效)。  

    引脚28 :DATA ,发射数据输入,接收数据输出(接收低功耗模式,引脚端28 接地)。  

    引脚29 :RSSI ,RSSI 输出。  

    引脚30 :GND,见引脚8,模拟地。  

    引脚31 :CQ2x,外接电容端,Q 通道,2 级。  

    引脚32 :CQ2,Q 通道,2 级。  

    引脚33 :CI2x,I 通道,2 级。  

    引脚34 :CI2,I 通道,2 级。    

    引脚35 :CQ1x,Q 通道,1 级。  

    引脚36 :CQ1,Q 通道,1 级。  

    引脚37 :CI1x,I 通道,1 级。  

    引脚38 :CI1,I 通道,1 级。  



    3。4。4     内部结构与工作原理  



    TDA5250  内部结构如图3。4。2 所示。TDA5250  内部包含有3 部分电路:控制逻辑部分、 

发射电路部分和接收电路部分。具体有控制接口、基准电源、ADC 、数据限幅器、数据滤波 

器、I/Q 正交相关器、PLL 回路、混频器、LNA 、功率放大器等电路。  

    功率放大器PA 是工作在受控C 模式,能够工作在低的和高的功率放大模式。使用相同 

的匹配网络,在高功率模式,发射功率大约是+13dBm  (电源电压5V,天线50Ohm;在2。1V  电 

源电压时为+4dBm )。在低功率模式,发射功率大约是…7dBm                       (电源电压5V,天线50Ohm;在 

2。1V  电源电压时为…32dBm )。  

    发射功率通过CONFIG 寄存器的D0 位控制,如表3。4。2 所示。默认的输出功率模式是高 

功率模式。  



                    表3。4。2    发射功率通过CONFIG 寄存器的D0 位控制  



       位           功能                        描述                       默认值  



      DO          PA_PWR             0=低发射功率; 1=高发射功率                  1  



      

    在 ASK   调制模式,功率放大器由发射的基带数据控制完全导通或者关断,100%  OOK 

方式。  

    低噪声放大器(LNA )是共发…共基放大器,电压增益为 15~20dB,对称输入。通过逻 

辑控制可以减少到0dB 。表3。4。3 描述了LNA 受D4 控制的情况。  



                    表3。4。3    LNA 增益通过CONFIG 寄存器的D4 位控制  



      位           功能                       描述                        默认值  



     D4        LNA_GAIN               0=低增益; 1=高增益                     1  



                                           



  


…………………………………………………………Page 869……………………………………………………………

·198 ·                                                           射频集成电路芯片原理与应用电路设计  



                                                                                                                                                             



  


…………………………………………………………Page 870……………………………………………………………

                         第3 章    射频收发器芯片原理与应用电路设计                       

返回目录 上一页 下一页 回到顶部 2 1

你可能喜欢的